MY-212A 通信原理綜合實(shí)驗(yàn)箱(模塊化)


二、通信原理綜合實(shí)驗(yàn)箱電路硬件平臺(tái)的基本組成:
在本系統(tǒng)中,包含兩套不對(duì)稱的傳輸信道,這樣做的目的是為了盡可能多的涵蓋通信傳輸系統(tǒng)各方面的技術(shù):
(1)主要體現(xiàn)無(wú)線信道傳輸技術(shù)的傳輸信道,信號(hào)流程為:模擬函數(shù)信號(hào)源→CVSD話音編碼(或誤碼儀的碼型信號(hào)發(fā)生器)→數(shù)字調(diào)制→信道→數(shù)字解調(diào)→CVSD話音譯碼→示波器顯示(或誤碼儀的誤碼檢測(cè)器)。
(2)主要體現(xiàn)有線信道傳輸技術(shù)的信號(hào)支路,信號(hào)流程為:模擬函數(shù)信號(hào)源→PCM話音編碼→信道復(fù)接→線路編碼(HDB3/CMI)→線路譯碼→信道解復(fù)接→PCM話音譯碼→示波器顯示。
函數(shù)信號(hào)源模塊輸出正弦波和方波,TPAO1S、TPAO2S分別為輸出端口,VS102調(diào)節(jié)方波輸出大小,調(diào)節(jié)范圍:0~5V。VS103調(diào)節(jié)正弦波輸出大小,調(diào)節(jié)范圍:0~5V;信號(hào)輸出有高低兩個(gè)頻段:JS01跳線插入、JS02跳線不插輸出高頻信號(hào),輸出信號(hào)頻率范圍20KHz~350KHz;JS01跳線不插、JS02跳線插入,輸出低頻信號(hào),輸出信號(hào)頻率范圍300Hz~2KHz。
三、主要包括的通信原理實(shí)驗(yàn)內(nèi)容:
1、PAM信源編/譯碼實(shí)驗(yàn)
2、PCM信源編/譯碼實(shí)驗(yàn)
3、ADPCM信源編/譯碼實(shí)驗(yàn)
4、幀成形與幀傳輸實(shí)驗(yàn)
5、CVSD信源編/譯碼實(shí)驗(yàn)
6、AMI/HDB3線路碼型變換原理實(shí)驗(yàn)
7、HDB3線路編碼通信系統(tǒng)綜合實(shí)驗(yàn)
8、CMI碼型變換原理實(shí)驗(yàn)
9、CMI線路編碼通信系統(tǒng)綜合實(shí)驗(yàn)
10、漢明糾錯(cuò)編/譯碼原理實(shí)驗(yàn)(選配)
11、AM-FM調(diào)制/解調(diào)原理實(shí)驗(yàn)
12、二進(jìn)頻移鍵控FSK傳輸系統(tǒng)調(diào)制、解調(diào)實(shí)驗(yàn)及系統(tǒng)性能測(cè)試
13、二進(jìn)相移鍵控BPSK傳輸系統(tǒng)調(diào)制、解調(diào)實(shí)驗(yàn)及系統(tǒng)性能測(cè)試
14、差分二進(jìn)制相移鍵控傳輸DBPSK系統(tǒng)的調(diào)制、解調(diào)實(shí)驗(yàn)
15、四相相移鍵控QPSK傳輸系統(tǒng)的調(diào)制、解調(diào)實(shí)驗(yàn)
16、差分四相相移鍵控DQPSK傳輸系統(tǒng)的調(diào)制、解調(diào)實(shí)驗(yàn)
17、四相交錯(cuò)相移鍵控OQPSK傳輸系統(tǒng)的調(diào)制、解調(diào)實(shí)驗(yàn)
18、最小頻移鍵控MSK傳輸系統(tǒng)的調(diào)制、解調(diào)實(shí)驗(yàn)
19、高斯最小頻移鍵控傳輸GMSK系統(tǒng)的調(diào)制、解調(diào)實(shí)驗(yàn)
20、π/4差分四相相移鍵控π/4DQPSK傳輸系統(tǒng)調(diào)制、解調(diào)實(shí)驗(yàn)
21、模擬鎖相環(huán)載波同步實(shí)驗(yàn)
22、模擬鎖相環(huán)時(shí)鐘提取實(shí)驗(yàn)
23. 數(shù)字鎖相環(huán)位同步實(shí)驗(yàn)
24. 幀同步提取系統(tǒng)實(shí)驗(yàn)
25. RS422平衡數(shù)字傳輸接口實(shí)驗(yàn)
26. 通過(guò)FPGA或DSP的預(yù)留編程配置接口進(jìn)行二次開發(fā),內(nèi)容主要包括:
⑴ 顯示控制模塊CPU(89C51系列)鍵盤掃描程序編制實(shí)驗(yàn)
⑵ CPU驅(qū)動(dòng)液晶顯示器的應(yīng)用實(shí)驗(yàn)
⑶ 顯示控制模塊中用戶操作界面的編程實(shí)驗(yàn)
⑷ 通過(guò)JTAG接口對(duì)DSP編程進(jìn)行DSP信號(hào)處理實(shí)驗(yàn)
⑸ 通過(guò)JTAG接口對(duì)FPGA編程進(jìn)行DDS波形生成實(shí)驗(yàn)
⑹ 通過(guò)JTAG接口對(duì)FPGA編程實(shí)現(xiàn)幀成形實(shí)驗(yàn)
⑺ 通過(guò)JTAG接口對(duì)FPGA編程實(shí)現(xiàn)幀同步實(shí)驗(yàn)
⑻ 通過(guò)JTAG接口對(duì)FPGA、DSP進(jìn)行綜合編程實(shí)現(xiàn)AM(有能力還可延伸到QAM、CDMA等)調(diào)制/解調(diào)實(shí)驗(yàn)
友情提示:
1、設(shè)備驗(yàn)收:各采購(gòu)單位收貨時(shí)請(qǐng)檢查通信原理綜合實(shí)驗(yàn)箱(模塊化)的貨品外觀,核實(shí)通信原理綜合實(shí)驗(yàn)箱(模塊化)的數(shù)量及配件,拒收處于受損狀態(tài)的實(shí)驗(yàn)箱;
2、設(shè)備質(zhì)保:茂育將為各采購(gòu)單位提供通信原理綜合實(shí)驗(yàn)箱(模塊化)產(chǎn)品說(shuō)明書內(nèi)的質(zhì)保條件和質(zhì)保期,在質(zhì)保范圍內(nèi)提供對(duì)的免費(fèi)維修,超出條件承諾時(shí)提供對(duì)設(shè)備的有償維修;
3、設(shè)備退換貨:各采購(gòu)單位單方面原因?qū)е碌?font face="宋體">通信原理綜合實(shí)驗(yàn)箱(模塊化)選型錯(cuò)誤或通信原理綜合實(shí)驗(yàn)箱(模塊化)購(gòu)買數(shù)量錯(cuò)誤,造成實(shí)驗(yàn)箱的退換貨要求,將不被接受;
4、設(shè)備貨期:對(duì)通信原理綜合實(shí)驗(yàn)箱(模塊化)的發(fā)貨期為參考值,如您需要了解通信原理綜合實(shí)驗(yàn)箱(模塊化)的精確貨期,請(qǐng)與上海茂育的銷售人員聯(lián)系;
5、如各采購(gòu)單位對(duì)通信原理綜合實(shí)驗(yàn)箱(模塊化)有任何疑問(wèn),請(qǐng)致電: ,我們將由專業(yè)技術(shù)人員為您提供有關(guān)實(shí)驗(yàn)箱的技術(shù)咨詢。
找不到想找的產(chǎn)品?請(qǐng)點(diǎn)擊產(chǎn)品導(dǎo)航頁(yè)
所有評(píng)論僅代表網(wǎng)友意見(jiàn),與本站立場(chǎng)無(wú)關(guān)。